在线观看国产免费视频_亚洲视频三区_中文字幕在线观看网站_日韩视频免费在线观看_亚洲视频精品_天天夜夜操

當前位置:網站首頁 >> 作文 >> 最新eda技術知識總結(五篇)

最新eda技術知識總結(五篇)

格式:DOC 上傳日期:2023-06-25 14:30:42
最新eda技術知識總結(五篇)
時間:2023-06-25 14:30:42     小編:zdfb

總結是指對某一階段的工作、學習或思想中的經驗或情況加以總結和概括的書面材料,它可以明確下一步的工作方向,少走彎路,少犯錯誤,提高工作效益,因此,讓我們寫一份總結吧。什么樣的總結才是有效的呢?以下我給大家整理了一些優質的總結范文,希望對大家能夠有所幫助。

eda技術知識總結篇一

綜述部分

的中文全稱為電子設計自動化,英文全名為electronic design automation。平臺常用的兩種輸入電路的方法是:電路原理圖輸入法、hdl輸入法。平臺工作流程:電路輸入、綜合優化、功能仿真、布局布線、門級仿真。

數字電路部分

中常用的仿真語言為verilog和vhdl。

其英文全名為vhsic hardware description language,而vhsic則是very high speed intergeraterd circuit的縮寫詞,意為甚高速集成電路,故vhdl其準確的中文譯名為甚高速集成電路的硬件描述語言。

g hdl其英文全名為verilog hardware decription language,hdl中文譯名為硬件描述語言。

g和vhdl的比較

共同點:能形式化地抽象表示電路的行為和結構;支持邏輯設計中層次與范圍的描述;可借用高級語言的精巧結構來簡化電路行為的描述;具有電路仿真與驗證機制以保證設計的正確性;支持電路描述由高層到低層的綜合轉換;硬件描述與實現工藝無關;便于文檔管理;易于理解和設計重用。

不同點:verilog在系統級抽象方面略差,vhdl在門級開關電路方面略差。

5.軟核、固核和硬核

軟核:功能經過驗證的、可綜合的、實現后電路結構總門數在5000門以上的verilog模型。

固核:在某一種現場可編程門列器件上實現的經驗證是正確的,且總門數在5000門以上的電路結構編碼文件。

在某一種專用集成電路工藝的器件上實現的,經驗證是正確的,且總門數在5000門以上的電路結構版圖掩膜。6.自頂向下(top down)設計

7.自底向上(down top)設計

8.名詞解釋:

asic:application specific integrated circuit,專用集成電路。

fpga:field programmable gate array,現場可編程門陣列。pld:programmable logic device,可編程邏輯器件。

verilog編程題: 數據比較器(2位)//數據比較器

module compare(equal, a, b);input a,b;output equal;reg equal;always @(a or b)if(a == b)equal = 1;else equal = 0;endmodule

//數據比較器測試代碼 `timescale 1ns/1ns `include “./1-1.v” module t;reg a,b;wire equal;initial begin a=0;b=0;#100 a=0;b=1;#100 a=1;b=1;#100 a=1;b=0;#100 a=0;b=0;#100 $stop;end

compare m(.equal(equal),.a(a),.b(b));endmodule

數據比較器(8位)

module compare8(equal, a, b);input [7:0]a, b;output equal;reg equal;always @(a or b)if(a > b)begin equal = 1;end else begin equal = 0;end endmodule 分頻器

module half_clk(reset, clk_in, clk_out);input clk_in, reset;output clk_out;reg clk_out;

always @(posedge clk_in)begin if(!reset)clk_out = 0;else clk_out = ~clk_out;end endmodule

10m時鐘分頻為500k module fspanision(reset, mb, kb);input mb, reset;output kb;reg kb;reg [7:0] j;

always @(posedge mb)if(!reset)begin kb <= 0;j <= 0;end else begin if(j == 19)begin j <= 0;kb <= ~kb;end else j <= j+1;end endmodule

譯碼電路

`define plus 3'd0 `define minus 3'd1 `define band 3'd2 `define bor 3'd3 `define unegate 3'd4

module alu(out, opcode, a, b);output[7:0] out;reg[7:0] out;input[2:0] opcode;input[7:0] a,b;

always @(opcode or a or b)begin case(opcode)`plus: out = a + b;`minus: out = a-b;`band: out = a & b;`bor: out = a | b;`unegate: out = ~a;default: out = 8'hx;endcase end endmodule

八路數據選擇器

module selecting8(addr, in1, in2, in3, in4, in5, in6, in7, in8, dataout, reset);input [2:0] addr;input [3:0] in1,in2,in3,in4,in5,in6,in7,in8;input reset;output [3:0] dataout;reg [3:0] dataout;

always @(addr or in1 or in2 or in3 or in4 or in5 or in6 or in7 or in8 or reset)begin if(!reset)case(addr)3'b000: dataout = in1;3'b001: dataout = in2;3'b010: dataout = in3;3'b011: dataout = in4;3'b100: dataout = in5;3'b101: dataout = in6;3'b110: dataout = in7;3'b111: dataout = in8;endcase else dataout = 0;end endmodule

邏輯運算電路

module tryfunct(clk, n, result, reset);output[31:0] result;input[3:0] n;input reset, clk;reg[31:0] result;

always @(posedge clk)begin if(!reset)result <=0;else begin result <= n*factorial(n)/((n*2)+1);end end

function [31:0] factorial;input [3:0] operand;reg [3:0] index;begin factorial = operand ? 1:0;for(index = 2;index <= operand;index = index + 1)factorial = index *factorial;end endfunction endmodule

module tryfunct(clk, n, result, reset);output[31:0] result;input[3:0] n;input reset, clk;reg[31:0] result;

always @(posedge clk)begin if(!reset)result <=0;else begin result <= n*factorial(n)/((n*2)+1);end end

function [31:0] factorial;input [3:0] operand;reg [3:0] index;begin factorial = operand ? 1:0;for(index = 2;index <= operand;index = index + 1)factorial = index *factorial;end endfunction endmodule

高速排序組合邏輯

module sort4(ra, rb, rc, rd, a, b, c, d);output[3:0] ra, rb, rc, rd;input[3:0] a, b, c, d;reg[3:0] ra, rb, rc, rd;reg[3:0] va, vb, vc, vd;

always @(a or b or c or d)begin {va, vb, vc, vd} = {a, b, c, d};sort2(va, vc);sort2(vb, vd);sort2(va, vb);sort2(vc, vd);sort2(vb, vc);{ra, rb, rc, rd} = {va, vb, vc, vd};end

task sort2;input[3:0]x, y;reg[3:0] tmp;if(x > y)begin tmp = x;x = y;y = tmp;end endtask endmodule

檢測5位二進制序列10010 module seqdet(x, z, clk, rst, state);input x, clk, rst;output z;output[2:0] state;reg[2:0] state;wire z;

parameter idle = 'd0, a = 'd1, b = 'd2, c = 'd3, d = 'd4, e = 'd5, f = 'd6, g = 'd7;

assign z =(state == e && x == 0)? 1:0;

always @(posedge clk)if(!rst)begin state <= idle;end else case(state)idle: if(x == 1)begin state <= a;end a: if(x == 0)begin state <= b;end b: if(x == 0)begin state <= c;end else begin state <= f;end c: if(x == 1)begin state <= d;end else begin state <= g;end d: if(x == 0)begin state <= e;end else begin state <= a;end e: if(x == 0)begin state <= c;end else begin state = a;end f: if(x == 1)begin state <= a;end else begin state <= b;end g: if(x == 1)begin state <= f;end default: state = idle;endcase endmodule

模擬電路部分

1.目前,集成電路最常用的材料是單晶硅。

2.集成電路的生產由設計、制造、封裝三部分組成。

3.集成電路中基片主要制作工藝為:光刻、擴散、注入、刻蝕、鍵合。

4.集成電路中基片的制造步驟為:光刻、擴散、注入、刻蝕。

5.衡量集成電路產業水平的兩個主要參數為:硅晶圓片直徑和光刻精度(特征尺寸)。這兩個參數在業界達到的水平為:硅晶圓片直徑12英寸(300mm),光刻精度0.13um。主流水平為:硅晶圓片直徑200mm,光刻精度0.18um。

6.模擬電路中常用的仿真算法是spice,英文全名為simulation program with integrated circuit emphasis。

7.世界上設計eda軟件實力最強的兩個公司為cadence和synopsys。其中,cadence的優勢為電路布局布線,synopsys的優勢為邏輯綜合仿真。

nch是加拿大iit公司退出的電子線路仿真軟件。它可以對模擬、數字和模擬/數字混合電路進行仿真,克服了傳統電子產品的設計受實驗室客觀條件限制的局限性,用虛擬的元件搭接各種電路,用虛擬的儀表進行各種參數和性能指標的測試。特點如下:(1)系統集成度高,界面直觀,操作方便。(2)具備模擬、數字及模擬/數字混合電路仿真。(3)提供較為豐富的元器件庫。(4)電路分析手段完備。(5)輸出方式靈活。(6)兼容性好。語言舉例: example

vcc 8 0 12

**** 文件名 任意名都可以 但必須要有****

**** 電源正極接于節點8 負極接于0 電壓為12v **** vee 0 9 12

**** 電源正極接于節點0,負接接于節點9,電壓為12v;**** vin 1 0 ac 1 sin(0 0.1 5meg)

**** 信號源vin 接于1 和接點0;交流1v 進行交流分析 同時加一個正弦信號 直流偏置為0,振幅為0.1v頻率為5m的交流信號源,進行瞬態分析;**** rc1 8 4 10k

rc2 8 5 10k

rs 2 1 1k

rs1 8 7 20k

rs2 3 0 1k

**** 電阻rc1 分別接于節點8 節點4;阻值為10k;**** **** 電阻rc2 分別接于節點8 節點5;阻值為10k;**** **** 電阻rs 分別接于節點1 節點0;阻值為1k;**** **** 電阻rs1 分別接于節點8 節點7 阻值為20k;**** **** 電阻rs2 分別接于節點3 節點0 阻值為1k;**** q1 4 2 6 mod1

**** 三極管q1 cbe 分別接于節點 4 2 6 模型為mod1**** q2 5 3 6 mod1

**** 三極管q2 cbe 分別接于節點 5 3 6 模型為mod1**** q3 6 7 9 mod1

**** 三極管q3 cbe 分別接于節點 6 7 9 模型為mod1**** q4 7 7 9 mod1

**** 三極管q4 cbe 分別接于節點 7 7 9 模型為mod1****.op

**** 求出直流工作點.本電路共有9個節點;溫度值為27度;****.dc vin-.15.15.01

**** dc為直流分析語句,分析輸入電壓從-0.15v到0.15v掃描特性,每0.1v作一次分析;****.print dc v(4)v(5)

****.print 為打印語句,其中dc是打印直流內容,這里規定打印節點4和5上的電位,既相對地參考點的電壓隨輸入的變化關系;****.plot dc v(4)v(5)

****.plot為繪圖語句,其中dc表示繪制直流分析的傳輸特性,說明是繪制v(4)v(5)的輸出電壓和vin關系曲線;****.tf v(5)vin

****.tf是轉移函數分析語句,該句表示計算直流分析時,小信號輸出電壓v(5)和輸入電壓vin的轉移函數值,輸入電阻和輸出電阻;****.ac dec 10 25k 250meg

****.ac是交流分析語句,是在規定的頻率范圍內從25k到250m進行頻域分析dec表示按數量級變化,10表示每一數量級中取的分析點數目;****.print ac vm(5)vp(5)

**** 打印ac分析vm(5)vp(5)的取點數;****.plot ac vm(5)vp(5)

**** 繪制ac分析vm(5)vp(5)的取點數;****.tran 4n 100n 1n

****.tran是瞬態分析語句,并規定了打印或繪圖時間增量為4n秒,計算終止時間為100n秒,打印或繪圖開始時間1ns*;****.print tran v(5)v(4)

****.打印出4.5點的電壓隨時間變化;****.plot tran v(5)v(4)

****.繪圖出節點4.5的電壓隨時間變化;****.end

**** 結束語句...一定要有;****

eda技術知識總結篇二

vhdl有如下特點:①支持從系統級到邏輯門級電路的描述;②具有很強的硬件描述能力;③設計技術齊全、方法靈活、支持廣泛;④對設計描述具有相對的獨立性;⑤具有很強的移植能力;⑥易于共享和復用;⑦具有豐富的仿真語句和庫函數;⑧設計結構清晰、易讀易懂;⑨易實現系統的更新和升級;⑩數據類型豐富、安全性好。

vhdl語言中常用的五種庫:1)ieee庫:vhdl語言設計中最常見的庫。2)std庫:vhdl語言的標準庫3)work庫:用戶的vhdl語言工作庫。4)vital庫: vhdl語言的時序仿真庫5)用戶自定義的庫:用戶自定義的資源庫

變量的使用規則:① 變量不能用于硬件連線和存儲元件;② 變量賦值和初始化賦值都用“:=”表示;③ 變量的初值不是預設的,某一時刻只能有一個值;④ 變量不能用于在進程間傳遞數據;⑤ 仿真時,變量用于建模;⑥ 綜合時,變量充當數據的暫存。

信號與變量的區別:①使用場合不同:變量在進程、函數和過程中說明;信號在結構體中說明。②賦值符號不同:變量用“:=”號賦值, 其值被立即使用(無時間延時);信號用“<=”賦值,其值可以附加延時。

vhdl語言預定義了五種運算符:邏輯運算符、算術運算符、關系運算符、符號運算符、移位運算符

主要的三家公司:xilinx、altera、lattice eda軟件系統包括子模塊:設計輸入子模塊、設計數據庫子模塊、分析驗證子模塊、綜合仿真子模塊、布局布線子模塊。

電子系統設計的仿真過程分為兩個階段:設計前期的系統級仿真和設計過程的電路級仿真。(系統仿真主要驗證系統的功能;電路級仿真主要驗證系統的性能,決定怎樣實現設計所需的精度。)

設計過程中的仿真有三種:行為仿真、功能仿真、時序仿真 數字系統的兩個模塊(子系統):數據處理子系統、控制子系統

數據處理子系統主要完成數據的采集、存儲、運算、傳輸,主要由存儲器、運算器、數據選擇器等功能電路組成。數字系統設計方法:模塊設計方法、自頂向下設計法、自底向上設計法。一般采用自頂向下、由粗到細、逐步求精的方法。

數字系統的設計準則:1)分割準則2)系統的可觀測性3)同步和異步電路4)最優化設計5)系統設計的藝術

數字系統的設計步驟:1)系統任務分析2)確定邏輯算法3)建立系統及子系統模型4)系統(或模塊)邏輯描述5)邏輯電路級設計及系統仿真6)系統的物理實現 vhdl語言要素:數據對象、數據類型、各類操作數及運算操作符 標識符規則:以英文字母開頭,不連續使用下劃線“_”,不以下劃線結尾的,由26個大小寫英文字母、數字0~9及下劃線“_”組成的字符串,英文字母不區分大小寫,vhdl的保留字不能用于作為標識符使用。

在進程中,只能將信號列到敏感表,而不能將變量列入敏感表。可見進程對信號敏感。vhdl中的數據類型:標量型(包括:實數型、整數型、枚舉型、時間類型)、復合類型(數組型、記錄型)、存取型、文件類型

vhdl四大類數據類型又可分為兩類:預定義數據類型、用戶自定義數據類型(基于預定義數據類型)預定義數據類型:1)布爾型2)位數據類型(bit)3)位矢量(bit_vector)4)字符型5)整數型6)自然數和正整數型7)實數型8)字符串型9)時間型10)錯誤等級 數據類型:標準邏輯位std_logic、標準邏輯矢量std_logic_vector vhdl中六類基本順序語句:賦值語句、轉向控制語句、等待語句、子程序調用語句、返回語句、空操作語句。

在信號賦值時,當統一進程中,同一信號賦值目標有多個賦值源時,信號賦值目標獲得的是最后一個賦值,其前面相同的賦值目標則不作任何變化。

轉向控制語句五種:if語句、case語句、loop語句、next語句、exit語句

當執行wait等待語句,程序將被掛起,知道滿足結束條件后,程序重新開始執行。已列出敏感量的進程不能使用任何形式的wait語句 過程調用:執行一個給定名字和參數的過程

過程名[([形參名=>] 實參表達式 {,[形參名=>]實參表達式})];過程調用步驟:1)將in和inout的形參值賦給調用過程中與之對應的形參;2)執行這個過程;3)將過程中in和inout的形參值賦給對應的實參

函數調用:返還一個指定數據類型的值,函數的參量只能是輸入值 任何時刻,一個對象(信號、常量、變量)只有一個值,但可有多個屬性 預定義屬性描述:屬性測試項目名’屬性標識符 clock’event and clock=’1’對上升沿的測試(或者not(clock’stable and clock=’1’))clock’event and clock=’0’對下降沿的測試(或者clock’stable and clock=’0’)并行語句在結構體中的執行是同步的。每一并行語句內部的語句運行方式:并行執行、順序執行。結構體中并行語句有七種:1)并行信號賦值語句2)進程語句3)塊語句4)條件信號賦值語句5)元件例化語句6)生成語句7)并行過程調用語句

process中規定了每個進程語句在它的摸個敏感信號的值改變時都必須立即完成某個功能行為。進程的激活必須由敏感信號表中定義的敏感信號的變化來啟動,否則必須有一個顯示的wait語句激活

并行信號賦值語句包括:簡單信號賦值語句、條件信號賦值語句、選擇信號賦值語句 簡單信號賦值語句:信號賦值語句<=表達式;

條件信號賦值語句:賦值目標<=表達式 when 賦值條件 else(類似于if語句)表達式 when 賦值條件 else ?? 表達式;

選擇信號賦值語句:with 選擇表達式 select(類似于case語句)賦值目標<=表達式 when 選擇值,表達式 when 選擇值,??

表達式 when 選擇值;

元件例化是使vhdl設計實體構成自上而下層次化設計的一個重要途徑。組成部分:1)將一個現成的設計實體定義為一個元件的語句;2)此元件與當前設計實體中的連接說明

元件例化語句中定義的例化元件的端口名與當前系統的連接實體端口名的接口表達式表達有兩種方式:1)名字關聯方式:通過“=>”一一對應2)位置關聯方式:按例化元件端口的定義順序將例化元件的對應的連接實體端口名一一列出

生成語句有一種復制功能。生成語句的四個組成部分:生成方式、說明部分、并行語句、標號。

子程序是利用順序語句來定義和完成算法的。只能通過子程序調用及與子程序的界面端口進行通信。包括過程(可單獨存在,多個返回值,有輸入/出雙向參數)和函數(作為語句的一部分調用,一個返回值,所有參數都是輸入參數),可在vhdl的結構體或程序包中任何位置調用子程序。

子程序特性:可重載性,即允許有許多重名的子程序,但這些子程序的參數類型及返回值數據類型不同

函數組成:函數首(作用:作為程序包的有關此函數的一個接口界面)、函數體

重載函數:vhdl允許相同的函數名定義函數,但要求函數中定義的操作數具有不同的數據類型。

過程組成部分:過程首、過程體。過程首不是必須的,過程體可以獨立存在和使用

過程首參數表用于對常數、變量、信號三類數據對象目標作出說明,并用in、out、inout定義參數工作模式(信息流向)

一般把eda技術的發展分為cad、cae、eda三個階段。

eda設計流程包括設計準備、設計輸入、設計處理、的設計驗證包括功能仿真、時序仿真、器件測試三個過程

eda的設計輸入包括文本輸入方式、圖形輸入方式、波形輸入方式三個過程

當前最流行的并成為ieee標準的硬件描述語言包括vhdl 語言、verilog 和 hdl 語言

將硬件描述語言轉化為硬件電路的重要工具軟件稱為hdl 綜合器

基于eprom、e2prom和快閃存儲器件的可編程器件,在系統斷電后編程信息不丟失 基于sram結構的可編程器件,在系統斷電后編程信息 會丟失

cpld器件中至少包括可編程邏輯宏單元、可編程 i/o 單元、可編程內部連線三種結構 fpga的三種可編程電路分別是可編程邏輯塊 clb、輸入/輸出模塊 iob、互連資源三種結構 根據邏輯功能塊的大小不同,可將fpga(可編程邏輯器件)分為細密度、粗密度兩類;據fpga內部連線結構的不同,可將fpga分為分段互連型、連續互連型兩類;據fpga采用的開關元件不同,可將fpga分一次編程型(otp)、可重復編程型(mtp)兩類

目前常見的可編程邏輯器件的編程和配置工藝包括電可擦存儲單元的 e2prom 或 flash 技術、sram 查找表的編程單元、反熔絲編程單元三種編程工藝。

vhdl設計實體的基本結構由庫、程序包使用說明、設計實體的說明、結構體說明、配置 等部分組成

實體、結構體是設計實體的基本組成部分,他們可以構成最基本的vhdl程序 在vhdl的端口聲明語句中,端口方向包括in out buffer inout vhdl的數據對象包括常數 constant、變量 variable、信號 signal它們是用來存放各種類型數據的容器

vhdl的操作符包括邏輯操作符、關系操作符、算術操作符、符號操作符

vhdl的順序語句只能出現在進程 process、函數 function、過程 procedure中,按照書寫順序自上而下,一條一條執行。

vhdl的進程(process)語句是由 順序語句 組成的,但其本身卻是 并行語句 maxplus ⅱ支持圖形、符號、文本、波形等不同編輯方式

指定設計電路的輸入/輸出端口與目標芯片引腳的連接關系的過程稱為引腳鎖定

在完成設計電路的輸入/輸出端口與目標芯片引腳的鎖定后,再次對設計電路的仿真稱時序仿真或后仿真

圖形文件設計結束后一定要通過 仿真,檢查設計文件是否正確

以eda方式設計實現的電路設計文件,最終偶可以編程下載到 fpga 和 cpld 芯片中,完成硬件設計和驗證

max+plus的文本文件類型是(后綴名).vhd 在pc上利用vhdl進行項目設計,不允許在 根目錄 下進行,不惜在根目錄為設計建立一個工程目錄(文件夾)vhdl源程序的文件名應與 實體名 相同,否則無法通過編譯 eda 名詞解釋

: 復雜可編程邏輯器件 : 硬件描述語言 :查找表(look-up-table):專用集成電路 :單芯片系統

:超高速硬件描述語言 :現場可編程門陣列 :寄存器傳輸級 :可編程片上系統

:嵌入式陣列塊 :邏輯陣列塊

:知識產權核

:電子設計自動化

:美國電氣電子工程師協會 :在系統編程

:參數可定制紅模塊庫 :串口(通用異步觸發器)

18.元件例化:將預先設計好的設計實體定義為一個元件,然后利用特定的語句將此元件與當前的設計實體中的指定端口相連接,從而為當前設計實體引入一個新的低一級的設計層次。19.簡要解釋 jtag,指出 jtag 的用途:jtag:聯合測試行動小組的簡稱,又意指其提出的一種硬件測試標準,常用于器件測試、編程下載和配置等操作。

eda技術知識總結篇三

一、有關概念

全稱:專用集成電路; :現場可編程門陣列 :復雜可編程邏輯器件; 全稱:硬件描述語言; 5.全定制; 6.半定制;

核;ip就是知識產權核或知識產權模塊的意思

8.綜合(器);綜合就是將電路的高級語言(如行為描述)轉換為低級的,可與fpga/cpld的基本結構相映射的網表文件或程序。

9.適配(器);適配器也稱結構綜合器,它的功能是將綜合器產生的網表文件配置于指定的目標器件中,使之產生最終的下載文件。

10.功能仿真;是直接對vhdl、原理圖描述或其他描述形式的邏輯功能進行測試模擬,以了解其實現的功能是否滿足原設計的要求

11.時序仿真;就是接近真實器件運行特性的仿真,仿真文件中已包含了器件硬件特性參數,因而,仿真精度高。

12.編程下載;把適配后生成的下載或配置文件,通過編程器或編程電纜向fpga或cpld下載,以便進行硬件測試和驗證 ;可編程只讀存儲器 ;可編程邏輯陣列 ;可編程陣列邏輯 16.查找表; 17.乘積項;

18.實體;vhdl實體作為一個設計實體(獨立的電路功能結構)的組成部分,其功能是對這個設計實體與外部電路進行接口描述。

19.結構體;結構體是實體所定義實體中的一個組成部分。結構體描述設計實體的內部結構和外部設計實體端口間的邏輯關系。

20.元件例化;元件例化意味著在當前結構體內定義了一個新的設計層次,這個設計層次的總稱叫元件,但它可以以不同的形式出現。?? 21.時鐘進程; 22.三態; 23.線與; 24.數據對象;

25.變量;變量是一個局部量,只能在進程和子程序中使用,變量的賦值是立即發生的,不存在任何延時行為。

26.信號;信號是硬件系統的基本數據對象,它的性質類似于連接線。信號可以作為設計實體中并行語句模塊間的信息交流通道

型狀態機;異步輸出狀態機,輸出僅為當前狀態的函數,在輸入發生變化時還必須等待時鐘的到來。

型狀態機;同步輸出狀態機,輸出是當前狀態和所有輸入信號的函數,它的輸出是在輸入變化后立即發生的。不依賴于時鐘的同步。

注意:

1.<= 對信號signal的賦值 := 是對變量variable的賦值

2.程序的實體名必須和文件名一致,例1中二輸入與門的文件名必須為yumen

一、有關概念

asic全稱;fpga和cpld全稱;vhdl全稱;全定制;半定制; ip核;綜合(器);適配(器);功能仿真;時序仿真;編程下載;prom;pla;pal;查找表;乘積項;實體;結構體;元件例化;時鐘進程;三態;線與; 數據對象;變量;信號; moore型狀態機;mealy型狀態機。

二、程序分析及設計

1、二輸入與門的vhdl語言設計。library ieee;use ;entity yumen is

port(a, b : in bit;

y : out bit);end entity yumen;architecture one of yumen is begin y <= a and b;end architecture one;

2、帶有異步復位和同步時鐘使能的6進制計數器vhdl語言設計。

library ieee;use ;use ;entity jinzhi is port(clk,rst,en : in std_logic;cq : out std_logic_vector(2 downto 0);cout : out std_logic);end jinzhi;architecture behav of jinzhi is begin process(clk, rst, en)variable cqi : std_logic_vector(2 downto 0);begin if rst = '1' then cqi :=(others =>'0');--計數器復位 elsif clk'event and clk='1' then--檢測時鐘上升沿 if en = '1' then--檢測是否允許計數 if cqi < 5 then cqi := cqi + 1;--允許計數

else cqi :=(others =>'0');--大于5,計數值清零 end if;end if;end if;if cqi = 5 then cout <= '1';--計數大于5,輸出進位信號 else cout <= '0';end if;cq <= cqi;--將計數值向端口輸出 end process;end behav;

3、用vhdl語言設計2選1數據選擇器。

library ieee;use ;entity erxuanyi is port(a, b, s: in bit;y : out bit);end erxuanyi;architecture one of erxuanyi is begin process(a,b,s)begin if s = '0' then y <= a;else y <= b;end if;end process;end;

4、邊沿型t、d觸發器vhdl語言設計。--d觸發器

library ieee;use ;entity dff is port(clk : in std_logic;d : in std_logic;q : out std_logic);end;architecture bhv of dff is signal q1 : std_logic;begin process(clk)begin if clk'event and clk = '1' then q1 <= d;end if;end process;q <= q1;end bhv;

--t觸發器

有clk且為1的時候,t與當前狀態異或

library ieee;use ;entity tff is port(clk : in std_logic;t : in std_logic;q : out std_logic);end;architecture bhv of tff is signal q1 : std_logic;begin process(clk)begin if clk'event and clk = '1' then q1 <= q1 xor t;end if;end process;q <= q1;end bhv;

5、帶并行置數的8位右移移位寄存器vhdl語言設計。

library ieee;use ;entity shfrt is port(clk,load: in std_logic;

din: in std_logic_vector(7 downto 0);

qb:out std_logic);end shfrt;

architecture behav of shfrt is begin process(clk,load)

variable reg8: std_logic_vector(7 to 0);begin

if clk'event and clk='1' then

if load='1' then reg8:=din;

else reg8(6 downto 0):=reg8(7 downto 1);

end if;

end if;

qb<=reg8(0);end process;end behav;--說明:當clk有上升沿,而且load為1的時候把din的值賦給reg8,如果clk有上升沿,而且load為0的時候把reg8的高7為賦給低7位(注意此時最高位不變)6、1位半加器vhdl語言設計。(布爾邏輯描述)library ieee;use ;entity banjia is port(a,b : in std_logic;co,so : out std_logic);end entity banjia;architecture fh1 of banjia is begin so <= not(a xor(not b));co <= a and b;end architecture fh1;

7、用vhdl語言設計實現四選一數據選擇器。

library ieee;use ;entity sixuan is port(a, b, c , d: in bit;

s: in std_logic_vector(1 downto 0);y : out bit);end sixuan;architecture one of sixuan is begin process(a,b,c,d,s)begin case s(1 downto 0)is when “00” => y <= a;when “01” => y <= b;when “10” => y <= c;when “11” => y <= d;when others => null;end case;end process;end;

8、用vhdl語言實現三態門設計。

library ieee;use ;entity santai is port(enable : in std_logic;datain : in std_logic_vector(7 downto 0);dataout : out std_logic_vector(7 downto 0));end santai;architecture bhv of santai is begin process(enable,datain)begin if enable = '1' then dataout <= datain;else dataout <=“zzzzzzzz”;end if;end process;end bhv;

9、設有vhdl描述的半加器h_adder和或門or2,試通過層次化設計思想設計由半加器和或門構成的一位二進制全加器的vhdl程序。全加器f_adder電路結構組成圖如下所示。

半加器h_adder library ieee;use ;entity h_adder is port(a,b : in std_logic;co,so : out std_logic);end entity h_adder;architecture fh1 of h_adder is begin so <=(a or b)and(a nand b);co <= not(a nand b);end architecture fh1;

或門 or2a library ieee;use ;entity or2a is port(a, b :in std_logic;c : out std_logic);end entity or2a;architecture one of or2a is begin c <= a or b;end architecture one;

元件例化adder library ieee;use ;entity adder is port(ain,bin,cin:in std_logic;

cout,sum :out std_logic);end entity adder;architecture fd1 of adder is component h_adder

port(a,b:in std_logic;

co,so:out std_logic);end component;component or2a

port(a,b:in std_logic;

c:out std_logic);end component;signal d,e,f:std_logic;begin u1 : h_adder port map(a=>ain,b=>bin,co=>d,so=>e);u2 : h_adder port map(a=>e,b=>cin,co=>f,so=>sum);u3 : or2a port map(a=>d,b=>f,c=>cout);end architecture fd1;

eda技術知識總結篇四

名詞解釋:

eda:electronic design auto mation 電子設計自動化 pld:programmable logic device 可編程邏輯器件 ldpld:低密度可編程邏輯器件 hdpld:高密度可編程邏輯器件

prom:programmable read only memory 可編程只讀存儲器 pla:programmable logic array 可編程邏輯陣列 pal:programmable array logic 可編程陣列邏輯 gal:generic attay logic 通用陣列邏輯

epld:erasable programmable logic device 可擦除可編程邏輯器件 cpld:complex programmable logic device 復雜可編程邏輯器件 fpga:現場可編程門陣列

otp:one time programmable 一次性編程器件 mtp:many time programmable 多次編程器件 isp:在系統可編程 簡答:

1、eda設計流程:設計準備;設計輸入←→功能仿真(圖形輸入方式,文本輸入方式,波形輸入方式);設計處理←→時序仿真(設計編譯和檢查,設計優化和綜合,適配和分割,布局和布線,生成編程數據文件);設計效驗;器件編程;器件測試和設計驗證;設計完成。

2、硬件描述語言:vhdl:

1、具有強大的功能,覆蓋面廣,描述功能強

2、有良好的可讀性

3、有良好的可移植性

4、可以延長設計的生命周期

5、支持對大規模設計的分解和已有設計的再利用

6、有利于保護知識產權

verivog hdl:適合算法級,寄存器傳輸級,邏輯級,門級和版圖級等各個層次和電路設計和描述。最大的優點是設計與工藝無關性。

vhdl設計實體的基本機構圖。

1、庫,程序包:libtaty ieee;

use ;

2、實體entity 實名體

is

generic(類屬表);--類屬參數聲明。

port(端口表);--端口聲明

end實名體

端口方向:in-輸入

out-輸出

inout-雙向

buffer-具有讀功能的輸出

3、結構體:architecture結構體名of實體名is [信號聲明語句]:--為內部信號名稱及類型聲明 begin [功能描述語句] end architectvre 結構實體名;

4、vhdl文字規則:

1、數制#數值#

例:10#170#--十進制數值文字

2、數制基數符號“數值字符串” 例:b“111011110”;--二進制數數組

3、標識符:以字母開頭,后面跟若干字母,數字或單個下劃線,但最后不能為下劃線。

5、vhdl對據對象:

1、變量:是一個局部量,只能在進程函數和進程中聲明和使用。

variable變量名:數據類型【:=初始值】; 2.信號描述硬件系統的基本數據對象。

signal信號名:數據類型【:=初值】

標準邏輯位:

1、未初始化的u;

2、強未知的x;

3、強0的0;

4、強1的1;

5、高阻態z

6、弱未知的w;

7、弱0的l;

8、弱1的h;

9、忽略-verilog hdl具有行為描述和結構描述功能。

行為描述包括:系統級、算法級、寄存器傳輸級。jk觸發器

library ieee;use ;entity myjkff is port(j,k,clr:in std_logic;clk:in std_logic;q,qn:buffer std_logic);end myjkff;architecture one of myjkff is begin process(j,k,clr,clk)variable jk:std_logic_vector(1 dowmto 0)begin jk:=(j & k);if clr=’0’then q<=’0’;qn<=’1’;

elseif clk’event and clk=’0’then case jk is when “00”=>q<=q;qn<=qn;when “01”=>q<=’0’;qn<=’1’;when “10”=>q<=’1’;qn<=’0’;when “11”=>q<=not q;qn<=not qn;when others=>null;end case;end if;end process;end one;

8選一數據選擇器

library ieee;use ;entity vhdl1 is port(s1,s2,s3: in std_logic;a,b,c,d,e,f,j,h: in std_logic;z: out std_logic);end vhdl1;architecture example7 of vhdl1 is signal s: std_logic_vector(2 downto 0);begin s<=s1&s2&s3process(s1,s2,s3,a,b,c,d,e,f,j,h)begin case s is when “000”=>z<=a;when “001”=>z<=b;when “010”=>z<=c;when “011”=>z<=d;when “100”=>z<=e;when “101”=>z<=f;when “110”=>z<=j;when “111”=>z<=h;when others=>z<='x';end case;end process;end example7;

十五進止加法計數器

library ieee;use ;

use ;

entity vhdl1 is port(clk,rst,ena:in std_logic;

q:buffer std_logic_vector(3 downto 0);

cout:out std_logic);end vhdl1;

architecture one of vhdl1 is begin process(clk,rst,ena)begin if rst='1' then q<=“0000”;elsif clk'event and clk='1' then if ena='1' then q<=q+1;if q=“1110” then q<=“0000”;end if;end if;cout<=q(0)and q(1)and q(2)and q(3);end if;end process;end one;

eda技術知識總結篇五

一.名詞解釋

eda

電子自動化設計

electronic design automation fpga

現場可編程門陣列

field programmable gate array cpld

復雜可編程邏輯器件 complex programmable logic device asic

特定用途集成電路

application specific integrated circuit ip

知識產權

intellectual property soc

片上系統

system on a chip fsm

有限狀態機

finite state machine mpw

多用途晶圓

multi project wafer

dsp

數字信號處理器

digital signal processor mcu

微程序控制器

micro control unit hdl

硬件表述語言

hardware description language vhdl 超高速集成電路硬件描述語言

very high speed integrated circuit hardware description language

二.簡答題

-down方法:從系統硬件的高層次抽象描述向低層次物理描述的一系列轉化過程。從頂向下設計由功能級,行為級描述開始;寄存器傳輸(rtl)級描述為第一個中間結果,再將rtl級描述由邏輯綜合網表或電路圖;利用eda工具將網表自動轉換換成目標文件下載到現場可編程門陣列|復雜可編程邏輯器件或通過自動布局布線設計成專用集成電路,從而得到電路與系統的物理實現。

2.邏輯綜合主要通過綜合工具,依據設計人員設定的時序,面積等約束條件,將與工藝無關的rtl級的電路邏輯描述程序,轉化為與工藝相關的電路,是將程序設計轉化為硬件實現的重要環節。

3.簡述可編程器件與asic在設計應用成本等方面的優缺點

面向可編程邏輯器件的設計其設計投入資金小,風險小,開發周期短,調試靈活,易學易用,而asic設計的設計資金投入大,流片費用都很昂貴,研發投片制作其有一定的失敗風險,且其開發周期較長,調試改動設計都比較困難,不過,產品進入大批量生產后,asic成品的成本往往低于可編程器件成本。

-down過程分為:行為級描述,寄存器傳輸(rtl)級描述,邏輯綜合,物理實現。

描述方式:行為級描述,rtl級描述方式,結構級描述方式。

6.仿真過程:行為級仿真,rtl仿真,門級仿真,后仿真。

-down設計方法特點:

1)在系統設計早期就能發現設計中存在的問題,并盡可能在早期設計階段就能解決問題。

2)自動化

-down優勢

1)在系統設計早期發現設計中存在的問題,提高設計的一次成功率。

2)大大縮短了系統設計的周期,減少系統開發所耗用的時間。

3)易于系統劃分和項目管理,使幾十萬乃至幾百萬的大規模復雜數字電路的設計成為可能。

4)設計效率提高,可減少設計人員。

5)通過設計共享,避免重復設計。

:指電子技術高層設計階段中所采用的硬件描述語言。

特點:

1、hdl以行為級描述見長,它能從比較抽象的角度描述電子實體的行為,能夠進行早期仿真。

2、hdl能夠進行結構化描述,它能從具體的角度描述電子實體結構,便于存檔,便于共享。

3、hdl具備了從比較抽象到比較具體的多個層面上進行混合描述能力,降低了硬件電路設計難度。

4、既能被仿真又能被綜合。

特點:

1)通用型好,適用面廣

2)重用性好

3)可靠性好

4)以行為級描述見長。

分為軟核,硬核,固核

軟核:第二階段,寄存器級設計結果,且經過rtl級仿真驗證。通常以hdl語言形式提交。

固核:第四階段,經過fpga實物驗證的設計結果。通常以門級網表的形式提交。

硬核:第四階段,經過asic工藝驗證的設計結果。通常以版圖的形式提交。

三者的價值:

從fpga角度看固核最有價值

從asic角度看硬核最有價值

軟核則由于它與工藝和器件均無關,具有高度靈活性,從而具有獨特價值。

固核硬化:將固核轉化為硬核。

硬核軟化:因為硬核必須用過交換或出售才能實現價值最大化。而在硬核交換過程中,為了保護硬核知識產權,ip提供者往往將硬核以黑匣子形式提供給用戶,同時能將硬化軟化,即采用硬件描述語言對硬核的功能進行行為級描述,通過使用該行為級描述,在保護匣子具體內容的同時,仍可進行ip仿真。

/cpld在eda中具有重要作用

1)vhdl程序用過fpga/cpld可以得到eda設計的最終產品,在產品數據較小時快速占領市場。

2)vhdl程序通過fpga/cpld驗證可以形成固核具有一定商品價值。

3)vhdl程序的fpga/cpld驗證試驗是一種asic設計的硬件仿真工具。

13.并行語句和順序語句在使用上有哪些差異:

1)并發語句只能夠出現在并發語句結構中,如結構體,block等,并發語句的執行與其在程序中的書寫順序無關;

2)順序語句只能夠出現在順序語句結構中,如process,過程,函數等結構中,其執行與書寫順序相關,寫在前面的語句先執行,寫在后面的依據后執行。14.數據類型是用標示符表征某個或某個數值的集合,數據類型按照定義可分為標準預定義數據類型和用戶自定義數據類型,還有用戶自定義數據類型。在vhdl中若某個對象被聲明為某種類型,其值必須在該數據類型所限定的取值范圍之中,且只有相同的數據類型才能做賦值或運算,不同數據類型的數據必須通過類型轉換一致后,才能運算。故說vhdl語言是強數據類型的描述語言。

15.描述行為語言:信號賦值語言,進程語句,子程序,塊語句,斷言語句。

描述結構語句:元件語句(component),生成語句(generate),參數說明語句(generic)

16.并行信號賦值語句:一般信號賦值,條件信號賦值,選擇信號賦值。

17.什么是eda?

eda技術是一種以計算機為基本工作平臺,利用計算機圖形學,拓撲邏輯學,計算數學以及人工智能學等多種計算機應用學科的最新成果而開發出來的一整套軟件工具,是一種幫助電子設計工程師從事電子元件產品和系統設計的綜合設計,電子設計自動化技術,方法一般采用自頂向下的設計方法,也叫正向設計,它是針對傳統的自底向上的設計方法而提出的。

18.什么是ip核?學習vhdl與掌握ip核技術的關系四什么?

ip核是具有知識產權的集成電路芯核的簡稱,其作用是把一組擁有知識產權的電路設計集合在一起,構成芯片的基本單位,以供設計時“搭積木”之用。

19.信號賦值語句在進程做并行語句,并發執行,與語句所處位置無關。

信號賦值語句在進程內或子程序內做順序語句,按順序執行,與語句所處位置無關。

信號賦值語句符號為“<=” 變量賦值符號位”:=”

用于信號賦值動作,不立即生效

用于變量賦值動作,會立即生效

—hdl軟件工具對vhdl程序進行仿真方法有哪些? 利用active—hdl軟件工具對vhdl程序進行仿真時,常用的三種仿真方法:

1)用圖形化界面加激勵(或手動測試加激勵)方法簡單,常用于初學者或簡單的小程序仿真。

2)編寫測試平臺文件(或編寫testbench)的仿真方法可以方便地使用vhdl編寫做激勵文件。常用于工程設計實踐,尤其適用于需要反復多次仿真或測試激勵的跨平臺移植。

3)編寫宏文件的仿真方法用命令行,批處理文件方式編寫激勵,常用于需要多次仿真時,一次性編寫激勵,多次仿真時反復使用。

21.進程的“敏感信號”,也稱敏感表,是進程的激活條件,可由一個信號或多個信號組成之間用“,”隔開。

當敏感信號表中的任意一個信號有事件發生,即發生任意變化,此時,進程被激活,進程中的語句將從上到下逐句執行一遍,當最后一條語句執行完畢后,進程即進入等待掛起狀態,直到下一次敏感表中的信號有時間發生,進程再次被激活,如此循環往復。

程序的組成部分包括哪些?

實體:描述設計單元的外圍接口信號和內部參數。

構造體:描述設計單元的內部結構和邏輯行為。

配置:為設計單元從多個構造體中選擇合適的構造體或從庫中選取合適的元件以便于進行設計單元的仿真或綜合。

程序包:存放各設計模塊都能共享的數據類型,常熟和子程序。

庫:存放已經編譯了的元件和程序包,以便在設計單元中使用,庫可由系統工程師的自信設計或由asic芯片制造商提供。

23.端口方向有哪幾種? 端口:

in:輸入端口,在設計單元內部只可讀,在設計單元內不可對其賦值。

out:輸出端口,在設計單元內部只可寫,不可反饋至設計單元內部作邏輯電路的輸入型號。

inout:輸入通道和輸出通道共享引腳的雙向端口,在設計單元內部分時可讀可寫,需要控制信號控制何時讀,何時寫,輸入和輸出通道不能同時有效。

buffer:緩沖輸出端口,可反饋至設計單元內部作為邏輯電路的輸入信號,故可在設計單元內部可讀可寫。

linkage:鏈接端口,無指定方向,可以與任意方向信號鏈接。

有哪幾種描述方式?分別用于什么場合?

邏輯綜合:在top-down流程中,eda軟件可以將源程序自動轉換為描述底層邏輯門互聯關系的門級網表,從而與最終的可編程器件或asic硬件實現相對應。

行為級描述方式是抽象程度最高的電路建模方式,源程序主要描述電路的輸出端口隨輸入變化而變化規律,程序描述貼近人類高級語言,不可被綜合。

寄存器級通過描述數據從輸入到輸出的運算處理按時了電路結構綜合。結構描述方式是層次化設計思想的體現,是描述電路硬件連接的建模方式,源程序可否被綜合,依賴被調用元件可綜合否。

25.什么是數據對象?常用的數據對象有哪些幾種? 常用數據對象:信號,變量,常量

在vhdl程序中凡是可以被賦值的對象稱為數據對象。

26.信號延時有哪幾種?它們有何異同? 信號延時:

傳播延時:直接模擬導線上信號的延時。任何信號傳入導線的一段,經過一段延時信號必須從導線另一段輸出。

慣性延時:模擬某類元件的延時特征,信號傳入軟件后,在指定時間內輸入信號必須保持不變,元件的輸出端才會有響應。

27.什么是數據類型?它可以分為哪幾大種?每一種類型中包括哪些具體類型? 數據類型:標準數據類型,用戶自定義數據類型,用戶自定義子類型。

標準數據類是在vhdl預定義庫中定義的數據類型,在使用時不需要作參考庫和程序包申明。

位、矢量位、整數、自然數。正整數、實數、布爾量、字符、字符串、時間、錯誤等級。用戶自定義數據類型: 在vhdl中用戶還可以自己定義所需數據類型。語法格式:type <數據類型> is 數據類型定義;

枚舉類型、數組類型、存取類型、文件類型、記錄類型、時間類型。用戶自定義子類型:

用戶自定義的子類型,是對已定義數據類型取值范圍加以限制得到的子集。語法格式:subtype <子類型名> is 原數據類型名 [范圍]

中操作符主要有哪幾類?它們都分為哪些主要元素?

邏輯運算符: not(非)and(與)or(或)nand(或與)

nor(或非)xor(異或)算數運算符:+ *能夠真正被綜合,mod rem 分母的操作數為2乘方的書,邏輯電路綜合是可能的。

29.什么是層次化?

層次化設計基于電子系統的結構化建模方式,對系統的功能和結構進行描述,層次化設計獎系統逐級劃分,將較獨立的功能或邏輯電路單獨建模,與參考庫中的底層元件一起調用。作為可調用元件,在確保正確的情況下,調入高層次的設計中作為實例使用,在系統設計中,采用層次化設計方法,可以有效地簡化設計難度,明確系統架構,促進團隊合作和共享。

30.什么是組合邏輯?其vhdl程序設計有何特點?

組合邏輯就是指數字電路在任何時刻僅僅取決于該時刻數字電路的輸入,與歷史輸入無關。

用vhdl描述組合邏輯電路,使用并行語句或使用進程。

31.什么是時序邏輯?其vhdl程序設計與組合邏輯的有何不同?

時序邏輯電路指數字電路在任何時刻的輸出不僅取決于該時刻數字電路輸入,而且取決于電路原來狀態,或者說還與歷史輸入有關。

用vhdl描述時序電路:必須使用到進程。

32.常用eda工具:active-hdl,fpga-express,ise,cadence,verilog-xl,nc-verilog,maxplus-ii.33.‘u’初始狀態

‘x’不定態

‘0’強0態

‘1’強1態

‘z’高阻態

‘l’弱0態 ‘h’弱1態

‘w’ 弱補丁太 ‘-’無關態

:輸出由狀態機的輸入和狀態機的狀態共同決定。

moore:輸出僅與狀態機的狀態有關,與狀態機的輸入無關。

全文閱讀已結束,如果需要下載本文請點擊

下載此文檔
a.付費復制
付費獲得該文章復制權限
特價:5.99元 10元
微信掃碼支付
已付款請點這里
b.包月復制
付費后30天內不限量復制
特價:9.99元 10元
微信掃碼支付
已付款請點這里 聯系客服
主站蜘蛛池模板: 日韩视频免费观看 | 亚洲欧美另类综合 | 天天干天天操天天摸 | 亚洲激情欧美激情 | 国产精品热久久高潮av袁孑怡 | 午夜肉体高潮免费毛片 | 中文字幕在线一区 | 欲香欲色天天天综合和网 | 成人av影视在线 | 免费看大片a | 影音先锋女人av鲁色资源网久久 | 加勒比久久综合网天天 | 亚洲理论在线观看 | 国产白丝无码免费视频 | www网站在线观看 | 国产成人精品一区二区三区视频 | 电影内射视频免费观看 | 我爱52av| 日韩视频免费播放 | 131mm极品尤物美女无胸罩 | 大阳蒂毛茸茸videoshd | 人人狠狠综合久久亚洲婷婷 | 国产三级午夜理伦三级连载时间 | 国产精品一区二区免费视频 | 182tv成人福利视频免费看 | 国产精品xxx| 火车卧铺高h肉辣文虐 | 色妞色视频一区二区三区四区 | 又大又长粗又爽又黄少妇视频 | 一区二区久久久久 | 九热在线 | h亚洲| 成人免费8888在线视频 | 成人片免费看 | 黄色美女毛片 | 欧美风情第一页 | 国产在线精品成人免费怡红院 | 成人免费高清在线播放 | 国产福利91精品一区区二区三国产s | 天天爽天天爱 | 中文字幕乱码日本亚洲一区二区 | 国产一级一片免费播放放a 国产一级一片射内视频 | 国产日产久久欧美清爽 | 久久久久国产精品人妻aⅴ毛片 | 777米奇影视第四色 韩产日产国产欧产 | 老女人毛片 | 国产在线国偷精品免费看 | 国产成人无码一区二区在线播放 | 丰满少妇xbxb毛片日本视频 | 337p亚洲精品色噜噜狠狠 | 窝窝影院午夜看片 | 国产妇女视频 | 欧美精品videos极品 | 高清欧美精品xxxxx | 最近日韩免费视频 | 无码午夜人妻一区二区三区不卡视频 | 国产日韩欧美不卡 | 99久久99久久免费精品蜜桃 | 欧美又大又硬又粗bbbbb影院 | 亚洲影视中文字幕 | 慈禧一级淫片91 | 久久久精品2019免费观看 | 欧美性做爰猛烈叫床潮 | 黄色av免费在线播放 | 亚洲精品不卡无码福利在线观看 | 人妻熟女一二三区夜夜爱 | 五月色婷婷亚洲精品制服丝袜1区 | 亚洲女同女同女同女同女同69 | 欧美做爰一区二区三区 | 无遮挡又色又刺激的女人视频 | 中文字幕国产在线 | 国产欧美熟妇另类久久久 | av国产网站| 99热久久久久久久久久久174 | 久久天天 | 成人性生交大片免费看中文 | www污网站| 国产日产欧产精品浪潮安卓版特色 | 性色av无码久久一区二区三区 | 欧美激情第五页 | 国模精品一区 | 偷拍老头老太作爱 | 男女啪啪毛片 | 品久久久久久久久久96高清 | 亚洲一级片在线播放 | 久久久久免费精品国产小说色大师 | 国产1区 2区 3区 | 亚洲精品国产精品乱码不99按摩 | 国产精品96久久久久久 | 日韩一区二区三区福利视频 | 欧洲做受高潮免费看 | 国产精品v欧美精品v日韩精品v | 国产www在线 | 免费无码av一区二区 | 日本一本久 | 青青青视频免费观看 | 国产成a人亚洲精v品无码性色 | 欧洲成人综合 | 日韩理论片在线观看 | 日本黄色三级视频 | 99福利视频导航 | 色88久久久久高潮综合影院 | 成人高清视频在线观看 | 色视频久久 | 久久艹伊人 | 特一级一性一交一视一频 | 中文字幕在线视频一区 | 妇女性内射冈站hdwww000 | 中文字幕免 | 亚洲久草视频 | 97精品视频| 99久久国| 日韩另类在线 | 桃色视频网站 | 欧美精品在线视频 | 日韩美女亚洲99久久二区 | 国产av剧情md精品麻豆 | 国产精久久久 | 四虎国产精品一区二区 | 尤物yw193无码点击进入 | 深夜福利麻豆 | 激情综合网五月天 | 透视性魅力 | 精品一区免费观看 | 色综合久久久久久 | 日韩精品久久中文字幕 | 香蕉在线观看视频 | 沈阳45老熟女高潮喷水亮点 | jzzijzzij亚洲农村妇女 | 日批视频网站 | 久久99国产精品久久 | 妇挑战三黑人4p日本中文字幕 | 99久久久国产精品免费99 | 综合九九| 精品视频999| 成人无遮挡裸免费视频在线观看 | 99精品久久精品一区二区 | 两男一女3p揉着她的奶视频 | 日日摸夜夜摸狠狠摸婷婷 | 国产福利在线永久视频 | 又爽又色禁片1000视频免费看 | 国产亚洲精 | 少妇被粗大的猛进69视频 | 国产成人精品一二三区 | 久草免费福利 | 你懂的国产视频 | 扶她futa粗大做到怀孕 | 天天看片天天干 | 欧美激情视频网站 | 欧美视频中文字幕 | 久久精品日产第一区二区三区在哪里 | 内射夜晚在线观看 | 少妇视频在线播放 | 97夜夜澡人人双人人人喊 | 中文字幕在线观看视频www | 台湾佬美性中文网 | 成在人线av无码免观看麻豆 | 99精品免费久久久久久久久 | 成人在线免费看视频 | 欧美偷拍另类 | 91蝌蚪91密月| 深爱开心激情 | 久久综合亚洲鲁鲁五月久久 | 日韩亚洲第一页 | 成人comx8| 高清欧美性猛交xxxx黑人猛交 | av无毛| 国产亚洲精品精品精品 | 四虎国产精品永久在线国在线 | 亚洲熟伦熟女新五十路熟妇 | 欧美大片网址 | 亚洲色图影院 | 女人被狂c躁到高潮视频 | 一级片免费 | 韩国白嫩粉嫩嫩嫩模美女视频 | 欧美成人乱码一二三四区免费 | 亚洲va欧美va国产综合先锋 | 校园春色亚洲色图 | 香蕉久久夜色精品国产更新时间 | 大胸少妇裸体无遮挡啪啪 | 国产欧美一区二区视频 | www.超碰| 91亚洲精品丁香在线观看 | 捆绑japanhdxxxxvideos | 国产爆乳美女娇喘呻吟 | 超碰在线日韩 | 在线观看网址你懂的 | 国产日批视频在线观看 | av国产传媒精品免费 | 久草在线手机视频 | 亚洲最大的成人网站 | 日韩免费一二三区 | 亚洲综合射 | 欧美亚洲专区 | 一级特黄性色生活片 | av成人免费在线观看 | 亚洲激情视频在线播放 | 96久久欧美麻豆网站 | 国精产品一品二品国在线 | 四虎国产精品成人免费影视 | 精品欧美一区二区三区在线观看 | 欧美性欧美zzzzzzzzz | 性残虐av片在线播放 | 亚洲性猛交xxxx乱大交 | 无套内谢孕妇毛片免费看 | 日韩一级免费看 | 少妇一级免费 | 国产精品嫩草影院8vv8 | 日本精品一区二区三区在线播放视频 | 国产91在线播放9色不卡 | 亚洲人成色7777在线观看 | 国产精品综合视频 | 很黄的网站在线观看 | 少妇饥渴偷公乱51 | 国产精品视频六区 | 拍摄av现场失控高潮数次 | www.黄色毛片 | 调教+趴+乳夹+国产+精品 | 91精品视频免费在线观看 | 黄色成年网站 | 欧美一级做a爰片久久高潮 欧美一级做a爰片免费视频 | 色婷婷久久综合中文久久一本 | 国产人妖乱国产精品人妖 | 久久久av网站 | 乱码精品国产成人观看免费 | 男人的天堂黄色 | 天天看天天爽 | 无码日韩人妻精品久久蜜桃 | 亚洲国产精品无码久久久久高潮 | 国产白嫩初高中害羞小美女 | 成人免费一区 | 东北农村老女人乱淫视频毛片 | 日韩少妇内射免费播放18禁裸乳 | 中文字幕亚洲精品在线 | 久久成人麻豆午夜电影 | 一本到综在合线伊人 | 51调教丨国产调教视频 | 狠狠久久亚洲欧美专区 | www.久久久.com | 日韩不卡高清视频 | 色婷婷综合久久久久中文 | 少妇高潮久久久久久一代女皇 | 超碰97在线看 | 任你躁x7x7x7x7在线观看 | 国产制服91一区二区三区制服 | 亚洲精品久久久久中文字幕 | 色老板最新地址 | 特级西西444www大胆免费看 | 国产伦精品一区二区三区免费 | 搡女人真爽免费午夜网站 | 亚洲欧洲精品成人久久曰影片 | 久操视频在线 | 久久久久久久国产精品影院 | 噜噜色综合| 成人精品毛片 | 欧美色啪 | 久久这里只有精品18 | 欧美交换配乱吟粗大 | 久久久精品人妻一区二区三区四 | 亚洲人成人毛片无遮挡 | 日日碰狠狠躁久久躁婷婷 | 男人天堂视频在线观看 | 韩国三级hd两男一女 | 婷婷五月在线视频 | 国产免费一区二区视频 | 中文字幕乱码一二三区 | 一卡二卡三卡四卡在线 | 在线免费看mv的网站入口 | 97视频入口 | 播放毛片 | 成人精品毛片 | 精品视频在线一区二区 | 色一情一伦一子一伦一区 | 欧美a v在线播放 | av久久悠悠天堂影音网址 | 狼人久草 | 亚洲精品v天堂中文字幕 | 国产精品夫妻视频 | 国产免费av一区 | 天天摸久久精品av | 337p日本欧洲亚洲大胆色噜噜 | 无码av中文字幕久久专区 | 日韩欧美高清视频 | 狠狠躁日日躁夜夜躁2022麻豆 | www.7788久久久久久久久 | 久久永久免费 | 国产无吗一区二区三区在线欢 | 免费在线a | 综合久久激情 | 一本色道久久综合无码人妻 | 亚洲天堂av免费在线观看 | 无码中文字幕人妻在线一区二区三区 | 激情视频久久 | 午夜影院在线看 | 精品国产一区二区三区四区四 | 亚洲人成色77777在线观看 | 日本免费三片在线播放 | 日本高清va在线播放 | 亚洲永久网站 | 国产第三页 | 久久黄色视 | 亚洲熟女www一区二区三区 | 欧美偷拍一区二区 | 国产98色在线 | 日韩 | 黑人巨大猛交丰满少妇 | 伊人久久大香线蕉综合5g | 国内精品久久久久影院一蜜桃 | xvideos永久免费入口 | 亚洲国产精品久久久久久久 | 亚洲天堂99| 2012中文字幕在线视频 | 色中文字幕在线 | 古装三级做爰在线观看 | 射久久 | 国产精品无码av一区二区三区 | 久久午夜免费观看 | 亚洲免费黄网 | 天天欧美 | julia一区二区在线播放 | 亚洲毛片一区 | 国产欧美日韩视频在线 | 国产精品精品视频一区二区三区 | 亚洲情综合五月天 | 麻豆一区二区在我观看 | 成年人国产视频 | 秋霞网av | 韩国av一区二区 | 国产一级高清视频 | 超碰aⅴ人人做人人爽欧美 狠狠亚洲婷婷综合色香五月 | 91超碰免费 | 亚洲一区二区三区成人网站 | 91av日本| 亚洲裸体视频 | 成年人a级片 | 国产午夜人做人免费视频 | 婷婷精品久久久久久久久久不卡 | 上原瑞穗av在线播放 | 欧美视频一区二区三区四区在线观看 | 中文字幕日韩精品在线观看 | 欧美日韩久久久 | 国产特级毛片aaaaaa高清 | 一女被多男玩喷潮视频 | 国产愉拍精品手机 | 天干夜天干夜天天免费视频 | 一级片视频免费看 | 欧美精品亚洲一区 | 成年人a级片 | 欧美日韩无 | 四虎影视av | h片在线播放 | 久久久久欧美精品999 | 2020最新无码福利视频 | 海角国产真实交换配乱 | 国产精品原创巨作av | 国产婷婷成人久久av免费高清 | 亚洲最黄网站 | 久久综合久久综合久久 | 国产精品18久久久久久vr | 久精品国产欧美亚洲色aⅴ大片 | 一级做a爱高潮免费视频 | 91popny丨九色丨蝌蚪 | 红杏出墙记 | 少妇裸体视频 | 精品人妻午夜一区二区三区四区 | 毛茸茸熟妇丰满张开腿呻吟性视频 | 日韩免费无码一区二区三区 | 欧美精品v国产精品v日韩精品 | 亚洲欧美日本一区 | 国产床戏无遮挡免费观看网站 | 欧美激情91| 国产精品高潮呻吟久久久久久 | 亚洲三级免费 | 美国伊人网 | 国产精品久久999 | 日本肉体做爰猛烈高潮全免费 | 懂色av蜜臂av粉嫩av | 久久久精品波多野结衣av | 三级免费网站 | 日韩成人一区二区三区在线观看 | 国产精品99久久久久久久久久久久 | 91影院在线播放 | 精品国产自在精品国产精小说 | 脱裤吧av导航 | 裸身美女无遮挡永久免费视频 | 亚洲欧美日韩一区二区 | 奇米影视第四色888 奇米影视久久 | 中文字幕一区二区三区精华液 | 国产aaaaaaa | 超碰国产在线观看 | 又色又爽无遮挡免费视频男男 | 国产精品乱码久久久久 | 欧美性吧 | 福利一区在线观看 | 青青草精品在线视频 | 亚洲色欲色欲欲www在线 | 国产精品影 | 国产精品久久久久久久一区二区 | 91视频精品| 亚洲精品88 | 男人猛躁进女人免费播放 | 亚洲天堂网一区 | 日本三级一区二区三区 | 国产av福利久久精品can | 日本熟妇色xxxxx欧美老妇 | 日日噜噜噜夜夜爽爽狠狠同性男 | 国产在线短视频 | 欧美成欧美va | av资源共享 | 日本无遮挡大尺度床戏网站 | 国产又粗又猛又爽又黄av | 尤物精品在线观看 | 动漫美女靠逼 | 精品在线视频观看 | 国产精品成人免费视频网站 | 国产精品美女久久久久久久久久久 | 欧美不卡一二三 | jizz另类| 日韩毛片免费无码无毒视频观看 | 五月色婷婷亚洲精品制服丝袜1区 | 日韩午夜理论免费tv影院 | 极品主播超大尺度福利视频在线 | 久久男人的天堂 | 日本欧美另类 | 狠狠撸在线 | 激情五月av久久久久久久 | 人妻中文字幕在线网站 | 樱花av在线 | 黄色一级大片免费看 | 久久9久久 | 国产午夜伦理片 | 两个人日本www免费版 | 日本边添边摸边做边爱 | 亚洲一区二区三区偷拍女厕 | 天天久久综合 | 美女福利视频一区 | 欧美日韩久久久久久 | 少妇被躁爽到高潮无码人狍大战 | 国产又黄又粗的视频 | 欧美牲交a欧美牲交aⅴ图片 | 三级在线国产 | 97精品无人区乱码在线观看 | 99久久精品国产第一页 | 欧美激情videos| 欧美视频免费看 | 国产深夜视频 | 成人中文字幕在线 | 久久老司机 | 亚洲女初尝黑人巨高清 | 国产精品久久久久久久久动漫 | 欧美日韩观看 | 少妇翘臀亚洲精品av图片 | 国产又爽又黄又湿免费99 | 亚洲在线精品视频 | www婷婷av久久久影片 | 绯色av蜜臀一区二区中文字幕 | aaa级吃奶摸下免费视频 | www.亚洲精品 | 久久精品tv| 亚洲丰满熟女一区二区v | 人妻夜夜爽天天爽爽一区 | 色一情一乱一伦一视频免费看 | 九九热视频免费观看 | 亚洲人人爱 | 欧美精品一区二区在线播放 | 国产精品人人 | 色图自拍偷拍 | 国产亚洲日韩欧美另类第八页 | 少妇人妻挤奶水中文视频毛片 | 中文屏幕乱码av | 亚洲做受高潮无遮挡 | 久久精品成人欧美大片 | 息与子猛烈交尾一区二区 | 国产一级片在线 | 夜夜躁狠狠躁日日躁麻豆 | 狠狠色噜噜狠狠狠狠av | 国产巨乳在线观看 | 中文字幕久热 | 免费一区二区 | 欧美又大又黄又粗高潮免费 | 国产欧美日韩成人 | 亚洲不卡av不卡一区二区 | 日韩欧美中文在线观看 | 二区三区av | 日本丶国产丶欧美色综合 | 中文字幕在线免费观看视频 | 久久国产成人精品av | 做爰吃奶全过程免费的网站 | 欧洲激情网 | 韩国中文三级hd字幕 | 天天干精品 | 对白脏话肉麻粗话av | 精品国产乱码久久久久 | 亚洲日本欧美 | 俺也来俺也去俺也射 | 亚洲国产精品日本无码网站 | 激情久久av一区av二区av三区 | 国产福利99| 7m精品福利视频导航 | www天天干com | 亚洲网站在线看 | 中国人与牲禽动交精品 | 成年片色大黄全免费网站久久 | 插插插av| 狠狠一区| 亚洲精品中文字幕乱码 | 色91在线| 91天天看| 国产精品久久久久久久久久久久久久久久久久 | 天天干天天操天天爱 | 国产人成视频在线观看 | 国产精品久久一区二区三区 | 欧美激情乱人伦 | 亚洲视频在线观看视频 | 欧美亚洲综合在线 | 亚洲精品乱码久久久久久 | 丰腴饱满的极品熟妇 | 日韩成人午夜影院 | hitomi一区二区三区精品 | 夏目彩春搜索结一88av中出 | 一区二区三区av | 国产一区二区三区不卡在线观看 | 九一视频在线 | 非洲黑人三级全黄 | 欧美在线看 | 日韩有码专区 | 再深点灬舒服灬太大了网站 | 成人黄色a级片 | 日韩中文字幕免费在线观看 | 99久久久国产精品免费调教网站 | 中文字幕高清av | av在线短片 | 亚洲另类视频 | 一级大片免费看 | 国产一区91精品张津瑜 | 亚洲国产成人a精品不卡在线 | 色婷婷精品久久二区二区蜜臂av | 日日摸天天爽天天爽视频 | 秋霞自拍| 中文字幕精品亚洲一区 | 懂色aⅴ精品一区二区三区 懂色aⅴ精品一区二区三区蜜月 | 美女主播精品视频一二三四 | 精品动漫av | 在线色站| 久射久 | 一个人看的视频www在线 | 久久久久九九 | 天天激情站 | 国产精品熟妇视频国产偷人 | 午夜性色福利视频 | 国产一级一片免费播放放a 国产一级一片射内视频 | 最新国产精品自拍 | 最新2020无码中文字幕在线视频 | 亚洲人成网网址在线看 | 免费观看又污又黄的网站 | 熟妇的奶头又大又长奶水视频 | 97精品国产97久久久久久粉红 | 久久久久伊人 | 国产免费女女脚奴视频网 | 97视频在线| 国产日本欧美在线 | 国产丝袜美腿一区二区三区 | 国产精品久久久av久久久 | 日本熟妇人妻xxxx | 亚洲中文字幕无码一区 | 亚洲国产成人av毛片大全 | 国产真实乱人偷精品视频 | 精品一区二区三区免费观看 | 一二三区中文字幕 | 曰批女人视频在线观看 | 亚洲视频在线观看免费 | 精品国产一区二区三区久久久蜜月 | 毛片在线观看网站 | 少妇饥渴偷公乱第75章 | 日日摸夜夜骑 | 99啦porny丨首页入口 | 香蕉久久夜色精品升级完成 | 亚洲精品一区三区三区在线观看 | 综合成人 | 欧美噜噜久久久xxx 久久精品一区二区免费播放 | 人体写真 福利视频 | 少妇太紧太爽又黄又硬又爽 | 黑人videos巨大hd粗暴 | 人妖粗暴刺激videos呻吟 | 成人免费高清 | 99成人| 国内免费毛片 | 哪里可以看毛片 | 久久久久久国产精品高清 | 黑丝国产在线 | 又爽又大久久久级淫片毛片 | 欧美女人性生活视频 | 久久精品国产久精国产一老狼 | 精品国产乱码一区二区三区99 | 天堂在线www天堂 | 国产精品国产三级国产普通 | 色淫网站免费视频 | 538国产精品一区二区 | 亚洲人成77777在线播放网站 | 国产免费又色又爽粗视频 | 国产乱女淫av麻豆国产 | 99久久精品久久久久久ai换脸 | 国产一区二区在线播放 | 国产人成看黄久久久久久久久 | 欧美区一区二区 | 香蕉尹人网 | 欧美一级淫片免费视频黄 | 国产精品国产三级国产av主播 | 国产欧美精品区一区二区三区 | 国产欧美在线看 | 五月婷婷开心中文字幕 | 亚洲国产天堂 | 寡妇亲子伦一区二区三区四区 | 狠狠狠色丁香婷婷综合久久五月 | 东方av正在进入 | 免费无遮挡无码永久在线观看视频 |